| 学科 | 専攻科  | 科目, | <br>  計算機アーキテクチャ[計ア]  | 講義, | 前期   | 担 | 加藤 繁          |
|----|------|-----|-----------------------|-----|------|---|---------------|
| 学年 | 1 年生 | 分類  | Computer Architecture | 選択  | 2 単位 | 当 | KATOH Shigeru |

# 【内容と目標】

計算機内部の素子の働きおよび素子間を繋ぐバスと信号のタイミングを理解し、計算機全体の構造を学ぶ。

### 【教科書等】

Digital Logic and Microprocessors

### 【評価方法】

試験50%、課題レポート50%

# 【関連科目】

|    |     | 授業計画                                        |
|----|-----|---------------------------------------------|
| 第  | 1週  | Boolean Algebra and Digital Logic           |
| 第  | 2週  | Computer Arithemetic and Code               |
| 第  | 3週  | 同上                                          |
| 第  | 4週  | Combinational MSI Parts, ROM and PLAs       |
| 第  | 5 週 | 同上                                          |
| 第  | 6週  | Sequential Circuits                         |
| 第  | 7週  | 同上                                          |
| 第  | 8週  | 試験                                          |
| 第  | 9週  | Synthesis of State Machines                 |
| 第1 | 0 週 | Register Transfer Design                    |
| 第1 | 1週  | Small Computer Organization and Programming |
| 第1 | 2週  | Memory and Input/Output                     |
| 第1 | 3 週 | Serial Input/Output                         |
| 第1 | 4週  | Microprocessor-Based System Design          |
| 第1 | 5 週 | 試験                                          |
|    |     |                                             |

### 【備 考】